- HOME
- 제품 / 시스템 배팅terface
- 시스템 배팅S
- 시스템 배팅C63LVD1027
시스템 배팅C63LVD1027
- 시스템 배팅S
- 시스템 배팅C63LVDM83D
- 시스템 배팅C63LVDM83D-Z
- 시스템 배팅C63LVDM83E
- 시스템 배팅C63LVDM87
- 시스템 배팅C63LVD823B
- 시스템 배팅C63LVD827
- 시스템 배팅C63LVD827-Z
- 시스템 배팅C63LVD103D
- 시스템 배팅C63LVD1023B
- 시스템 배팅C63LVDF84B
- 시스템 배팅C63LVDF84C
- 시스템 배팅C63LVDR84B
- 시스템 배팅C63LVDR84C
- 시스템 배팅C63LVD104C
- 시스템 배팅C63LVD1022
- 시스템 배팅C63LVD1024
- 시스템 배팅C63LVD1027
- 시스템 배팅C63LVD1027
- 시스템 배팅C63LVD1027D
- 시스템 배팅C63LVD1027D
시스템 배팅terface시스템 배팅S시스템 배팅C63LVD1027
개요
1080p/UXGA를 지원하며, 신호파형정형/MUX-DEMUX/데이터분배 등의 용도로 개발된 Dual Pixel L시스템 배팅k LVDS 리피터 IC입니다.
시스템 배팅S I/F의 SoC화가 진행되고, 더불어 전송선로가 길어지면서 신호파형의 품질이 요구에 부합하지 않는 경우, 바람직한 신호파형으로 다시 정형할 수 있으며, 영상복제 또는 신호선 절감의 용도로도 활용이 가능합니다.
- 5ch LVDS 2port(Dual Pixel L시스템 배팅k) 입력
35bit/화소
170M 화소/초(클럭주파수 20-85MHz)
±480ps@75MHz 채널간 Skew 마진
Fail Safe기능 - 5ch LVDS 2port(Dual Pixel L시스템 배팅k) 출력
35bit/화소
170M 화소/초(클럭주파수 20-85MHz)
EMI를 억제하는 소진폭 출력 모드 - MUX/DEMUX 기능
예) SXGA 60Hz, 108Mpps
1port(108MHz)2port(54MHz) - 데이터 분배(복제) 기능
- 전원전압:3.3V
- 패키지:TSSOP64(Exposed Pad)
- 동작온도범위:-40 to 85℃