시스템 배팅C63LVD1027 Block Diagram

摘要

对应1080p/UXGA,作为信号波形整形/MUX-DEMUX/数据分配用途被开发的10bit Dual Link 시스템 배팅S复制IC。시스템 배팅S I/F的SoC化改进且传送线路的延长被要求的时候,信号波形的质量达不到要求的,可以向希望的信号波形重新整形。图像的复制或信号线减少等的用途也可以运用。

  • 5ch 시스템 배팅S 2port (Dual Pixel Link)输入
    35bit/像素
    170M像素/秒(时钟频率20-85MHz)
    ±480ps@75MHz的通道间脉冲相位差
    Failsafe功能
  • 5ch 시스템 배팅S 2port (Dual Pixel Link)输出
    35bit/像素
    170M像素/秒(时钟频率20-85MHz)
    抑制EMI小振幅输出模式
  • MUX/DEMUX功能
    For example, SXGA 60Hz, 108Mpps
    1port(108MHz)→ 2port(54MHz)
  • 数据分配(复制)功能
  • 电源电压:3.3V
  • 封装:TSSOP64(Exposed Pad)
  • 工作温度范围:-40 to 85℃

关于本产品的技术FAQ请见此处

FAQ

样品购入

从Chip One Stop购买